Retour à la catégorie

ELT-014
Composants et équipements électroniques, compatibilité - 2024

Conception de circuits numériques complexes

BUT :

Cette formation propose aux auditeurs d’aborder les méthodologies de conception des circuits hybrides "hardware-software". Elle leur permettra de parcourir toutes les étapes du flot de conception au travers de séances de travaux pratiques, depuis le partitionnement, le codage, jusqu’à l’implantation sur carte.

DUREE ET EMPLOI DU TEMPS :

Le stage dure 5 jours (30 heures) et comporte :

  • Des cours
  • Des applications, permettant aux auditeurs d’appliquer les notions introduites en cours.

ESPRIT GENERAL :

On assiste ces dernières années à une forte augmentation de la complexité des systèmes numériques. Il en résulte une évolution des techniques de conception qui permettent de développer sur la même puce des fonctions de logique câblée "Hardware" et de logique programmée "Software".
Par ailleurs la méthodologie de conception ainsi mise en place connue sous le nom de "codesign" se caractérise par :

  • Un haut niveau d’abstraction
  • Une description au niveau système
  • La possibilité de réutilisation de blocs déjà validés
  • L’emploi de méthodes de partitionnement "hardware-software"
  • La synthèse des fonctions hardware et software
  • La co-simulation "hardware-software".

Cette formation s’appuie sur les outils dédiés à la conception des circuits FPGA de Xilinx.

PREREQUIS :

Niveau du stage : Base
Ce stage s’adresse à des ingénieurs et des techniciens ayant des connaissances en conception de circuit d’électronique numérique, des notions de base du langage VHDL, des notions d’un langage de programmation.

ANIMATEUR(S) :

Dr Francis BONY :

Enseignant INP ENSEEIHT/Groupe OSE LAAS

SOMMAIRE :

  • Techniques de conception des circuits numériques
    * Fonctions d’électronique numérique
    * Technologie des circuits intégrés
    * Conception, méthodologie et simulation
  • Langages de conception
    * VHDL
    * System C
  • Processeurs
    * ARM
    * MicroBlaze
  • Bus
    * Standard de Bus ARM
  • Flot de conception "codesign"
    * Spécification, description, simulation et validation des algorithmes
    * Découpage hiérarchique, contraintes
    * Choix de conception et d’implantation (partitionnement H/S)
    * Synchronisation, partage des données
    * Synthèse haut niveau SystemC/C vers VHDL
  • Co-simulation

Ces différents enseignements serviront d’introduction aux différentes étapes du projet.

  • Travaux pratiques
    * Conception conjointe matérielle-logicielle
    * Synthèse haut niveau
    * Implantation d’un système sur une plateforme Xilinx

DATE(S) :

à TOULOUSE : 7 au 11 Octobre 2024

PRIX :

2380 € HT (TVA 20 %) Voir conditions générales

Télécharger le pdf
Télécharger le bulletin d'inscription
Nous contacter